西门子CPU1214C,CPU1214C价格,西门子CPU1214C,CPU1214C型号,CPU1214C参数,西门子可编程控制器CPU1214C
S7-1200 CPU中有多种沿检测指令,这些指令可以用于变量或者逻辑运算结果(RLO)的上升沿、下降沿检测,指令位置如图1所示,指令说明如表1所示。
图1、沿指令位置
- | 扫描操作数的信号上升沿。 在触点分配的 "IN" 位上检测到正跳变(0->1)时,该触点的状态为 TRUE。该触点逻辑状态随后与能流输入状态组合以设置能流输出状态。P 触点可以放置在程序段中除分支结尾外的任何位置。 指令说明链接 | |
- | 扫描操作数的信号下降沿。 在触点分配的 "IN" 位上检测到负跳变(1->0)时,该触点的状态为 TRUE。该触点逻辑状态随后与能流输入状态组合以设置能流输出状态。N 触点可以放置在程序段中除分支结尾外的任何位置。 指令说明链接 | |
- | 在信号上升沿置位操作数。 在进入线圈的能流中检测到正跳变(0->1)时,分配的位 "OUT" 为 TRUE。能流输入状态总是通过线圈后变为能流输出状态。P 线圈可以放置在程序段中的任何位置。 指令说明链接 | |
- | 在信号下降沿置位操作数。 在进入线圈的能流中检测到负跳变(1->0)时,分配的位 "OUT" 为 TRUE。能流输入状态总是通过线圈后变为能流输出状态。N 线圈可以放置在程序段中的任何位置。 指令说明链接 | |
- | 扫描 RLO(逻辑运算结果)的信号上升沿。 在 "CLK" 能流输入中检测到正跳变(0->1)时,Q 输出能流或者逻辑状态为 TRUE。 P_TRIG 指令不能放置在程序段的开头或结尾。 指令说明链接 | |
- | 扫描 RLO(逻辑运算结果)的的信号下降沿。 在 "CLK" 能流输入中检测到负跳变(1->0)时,Q 输出能流或者逻辑状态为 TRUE。 N_TRIG 指令不能放置在程序段的开头或结尾。 指令说明链接 | |
在信号上升沿置位变量。 分配的背景数据块用于存储 CLK 输入的前一状态。在 CLK 能流输入 (LAD) 中检测到正跳变(0->1)时,Q 输出能流或者逻辑状态为 TRUE。在 LAD 中,R_TRIG 指令不能放置在程序段的开头或结尾。 指令说明链接 | ||
在信号下降沿置位变量。 分配的背景数据块用于存储 CLK 输入的前一状态。在 CLK 能流输入 (LAD) 中检测到负跳变(1->0)时,Q 输出能流或者逻辑状态为 TRUE。 在 LAD 中,F_TRIG 指令不能放置在程序段的开头或结尾。 指令说明链接 |
表1、沿指令说明
沿指令使用
—|P|—:扫描操作数的信号上升沿使用该指令,可以确定
如果
指令参数如表2所示,指令的使用示例如图2-4所示。
Input | Bool | I、Q、M、D、L或常量 | 要扫描的信号 | |
InOut | Bool | I、Q、M、D、L | 保存上一次查询的信号状态的边沿存储位 |
表2、扫描操作数的信号上升沿指令参数
图2、扫描操作数的信号上升沿示例
图3、扫描操作数的信号上升沿示例
图4、扫描操作数的信号上升沿示例 Trace 轨迹
在上述示例中,TagIn3为
西门子CPU1214C,CPU1214C价格,西门子CPU1214C,CPU1214C型号,CPU1214C参数,西门子可编程控制器CPU1214C
6ES72141BG400XB0 | CPU 1214C AC/DC/Rly,14输入/10输出,集成2AI |
6ES72141AG400XB0 | CPU 1214C DC/DC/DC,14输入/10输出,集成2AI |
6ES72141HG400XB0 | CPU 1214C DC/DC/Rly,14输入/10输出,集成2AI |